Controladores de bus PCI

Información general sobre la tecnología Pci.

La tecnología Pci no está asociada a ningún encabezado.

Enumeraciones

 
NPEM_CONTROL_STANDARD_CONTROL_BIT

Más información sobre: NPEM_CONTROL_STANDARD_CONTROL_BIT

Functions

 
ENABLE_VIRTUALIZATION

La rutina EnableVirtualization habilita o deshabilita la virtualización de un dispositivo PCI Express (PCIe) que admite la interfaz de virtualización de E/S raíz única (SR-IOV).
GET_VIRTUAL_DEVICE_DATA

La rutina GetVirtualFunctionData lee los datos del espacio de configuración PCI Express (PCIe) de una función virtual (VF) en un dispositivo que admite la interfaz de virtualización de E/S raíz única (SR-IOV).
GET_VIRTUAL_DEVICE_LOCATION

La rutina GetLocation devuelve la ubicación del dispositivo de una función virtual PCI Express (PCIe) (VF) en un bus PCI. Un dispositivo que admita la interfaz de virtualización de E/S raíz única (SR-IOV) puede exponer una o varias máquinas virtuales en el bus PCI.
GET_VIRTUAL_DEVICE_RESOURCES

La rutina GetResources devuelve los recursos que requiere la función física PCI Express (PCIe) (PF) para habilitar la virtualización en un dispositivo que admita la interfaz de virtualización de E/S raíz única (SR-IOV).
GET_VIRTUAL_FUNCTION_PROBED_BARS

La rutina GetVirtualFunctionProbedBars devuelve los valores de los registros de direcciones base (BAR) de PCI Express (PCIe) de un dispositivo que admite la interfaz de virtualización de E/S raíz única (SR-IOV).
NPEM_CONTROL_ENABLE_DISABLE

Más información sobre: NPEM_CONTROL_ENABLE_DISABLE
NPEM_CONTROL_QUERY_STANDARD_CAPABILITIES

Más información sobre: NPEM_CONTROL_QUERY_STANDARD_CAPABILITIES
NPEM_CONTROL_SET_STANDARD_CONTROL

Más información sobre: NPEM_CONTROL_SET_STANDARD_CONTROL
SET_VIRTUAL_DEVICE_DATA

La rutina SetVirtualFunctionData escribe datos en el espacio de configuración PCI Express (PCIe) de una función virtual (VF) en un dispositivo que admite la interfaz de virtualización de E/S raíz única (SR-IOV).

Estructuras

 
NPEM_CAPABILITY_STANDARD

Más información sobre: NPEM_CAPABILITY_STANDARD
NPEM_CONTROL_INTERFACE

Más información sobre: NPEM_CONTROL_INTERFACE
PCI_CAPABILITIES_HEADER

La estructura _PCI_CAPABILITIES_HEADER (wdm.h) define un encabezado que está presente en cada estructura de funcionalidad PCI.
PCI_DEVICE_PRESENT_INTERFACE

La estructura PCI_DEVICE_PRESENT_INTERFACE está reservada para uso del sistema.
PCI_EXPRESS_AER_CAPABILITIES

La estructura de _PCI_EXPRESS_AER_CAPABILITIES (wdm.h) describe las funcionalidades de error avanzadas de PCI Express (PCIe) y el registro de control.
PCI_EXPRESS_AER_CAPABILITY

La estructura de _PCI_EXPRESS_AER_CAPABILITY (wdm.h) describe una estructura de funcionalidad de informes de errores avanzados de PCI Express (PCIe).
PCI_EXPRESS_BRIDGE_AER_CAPABILITY

La estructura de _PCI_EXPRESS_BRIDGE_AER_CAPABILITY (wdm.h) define las funcionalidades avanzadas de informes de errores de PCI Express (PCIe) para un dispositivo de puente PCIe.
PCI_EXPRESS_CAPABILITIES_REGISTER

La estructura _PCI_EXPRESS_CAPABILITIES_REGISTER (ntddk.h) describe un registro de funcionalidades PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_CAPABILITY

La estructura de PCI_EXPRESS_CAPABILITY describe una estructura de funcionalidad de PCI Express (PCIe).
PCI_EXPRESS_CORRECTABLE_ERROR_MASK

La estructura de _PCI_EXPRESS_CORRECTABLE_ERROR_MASK (wdm.h) describe un registro de máscara de error corregible de PCI Express (PCIe) que se usa en informes de errores avanzados.
PCI_EXPRESS_CORRECTABLE_ERROR_STATUS

La estructura de _PCI_EXPRESS_CORRECTABLE_ERROR_STATUS (wdm.h) describe un registro de estado de error corregible de PCI Express (PCIe) para informes de errores avanzados.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_CAPABILITY

Representa la funcionalidad extendida específica del proveedor designada definida por PCI-SIG.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_HEADER_1

Representa el encabezado de funcionalidad extendida específico del proveedor designado 1 definido por PCI-SIG.
PCI_EXPRESS_DESIGNATED_VENDOR_SPECIFIC_HEADER_2

Representa el encabezado de funcionalidad extendida específico del proveedor designado 2 definido por PCI-SIG.
PCI_EXPRESS_DEVICE_CAPABILITIES_REGISTER

La estructura de _PCI_EXPRESS_DEVICE_CAPABILITIES_REGISTER (ntddk.h) describe un registro de funcionalidades de dispositivo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_DEVICE_CONTROL_REGISTER

La estructura _PCI_EXPRESS_DEVICE_CONTROL_REGISTER (ntddk.h) describe un registro de control de dispositivo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_DEVICE_STATUS_REGISTER

La estructura _PCI_EXPRESS_DEVICE_STATUS_REGISTER (ntddk.h) describe un registro de estado de dispositivo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_DPC_CAPABILITY

Más información sobre: PCI_EXPRESS_DPC_CAPABILITY
PCI_EXPRESS_DPC_CAPS_REGISTER

Más información sobre: PCI_EXPRESS_DPC_CAPS_REGISTER
PCI_EXPRESS_DPC_CONTROL_REGISTER

Más información sobre: PCI_EXPRESS_DPC_CONTROL_REGISTER
PCI_EXPRESS_DPC_ERROR_SOURCE_ID

Estructura PCI_EXPRESS_DPC_ERROR_SOURCE_ID...
PCI_EXPRESS_DPC_RP_PIO_EXCEPTION_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_EXCEPTION_REGISTER
PCI_EXPRESS_DPC_RP_PIO_HEADERLOG_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_HEADERLOG_REGISTER
PCI_EXPRESS_DPC_RP_PIO_IMPSPECLOG_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_IMPSPECLOG_REGISTER
PCI_EXPRESS_DPC_RP_PIO_MASK_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_MASK_REGISTER
PCI_EXPRESS_DPC_RP_PIO_SEVERITY_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_SEVERITY_REGISTER
PCI_EXPRESS_DPC_RP_PIO_STATUS_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_STATUS_REGISTER
PCI_EXPRESS_DPC_RP_PIO_SYSERR_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_SYSERR_REGISTER
PCI_EXPRESS_DPC_RP_PIO_TLPPREFIXLOG_REGISTER

Más información sobre: PCI_EXPRESS_DPC_RP_PIO_TLPPREFIXLOG_REGISTER
PCI_EXPRESS_DPC_STATUS_REGISTER

Más información sobre: PCI_EXPRESS_DPC_STATUS_REGISTER
PCI_EXPRESS_ENHANCED_CAPABILITY_HEADER

La estructura _PCI_EXPRESS_ENHANCED_CAPABILITY_HEADER (wdm.h) describe el encabezado de una estructura de funcionalidad extendida PCI Express (PCIe).
PCI_EXPRESS_ERROR_SOURCE_ID

La estructura _PCI_EXPRESS_ERROR_SOURCE_ID (wdm.h) describe los identificadores del primer error corregible y el primer error irrecorrecible en el registro de estado de error.
PCI_EXPRESS_LANE_ERROR_STATUS

Más información sobre: PCI_EXPRESS_LANE_ERROR_STATUS
PCI_EXPRESS_LINK_CAPABILITIES_REGISTER

La estructura _PCI_EXPRESS_LINK_CAPABILITIES_REGISTER (ntddk.h) describe un registro de funcionalidades de vínculo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_LINK_CONTROL_REGISTER

La estructura _PCI_EXPRESS_LINK_CONTROL_REGISTER (ntddk.h) describe un registro de control de vínculo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_LINK_CONTROL3

Más información sobre: PCI_EXPRESS_LINK_CONTROL3
PCI_EXPRESS_LINK_QUIESCENT_INTERFACE

La estructura PCI_EXPRESS_LINK_QUIESCENT_INTERFACE está reservada para uso del sistema.
PCI_EXPRESS_LINK_STATUS_REGISTER

La estructura _PCI_EXPRESS_LINK_STATUS_REGISTER (ntddk.h) describe un registro de estado de vínculo PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_NPEM_CAPABILITY

Más información sobre: PCI_EXPRESS_NPEM_CAPABILITY
PCI_EXPRESS_NPEM_CAPABILITY_REGISTER

Más información sobre: PCI_EXPRESS_NPEM_CAPABILITY_REGISTER
PCI_EXPRESS_NPEM_CONTROL_REGISTER

Más información sobre: PCI_EXPRESS_NPEM_CONTROL_REGISTER
PCI_EXPRESS_NPEM_STATUS_REGISTER

Más información sobre: PCI_EXPRESS_NPEM_STATUS_REGISTER
PCI_EXPRESS_PME_REQUESTOR_ID

La estructura _PCI_EXPRESS_PME_REQUESTOR_ID (ntddk.h) describe el identificador del solicitante de un evento de administración de energía (PME).
PCI_EXPRESS_PTM_CAPABILITY

Reservado para PCI_EXPRESS_PTM_CAPABILITY. No debe usarse.
PCI_EXPRESS_PTM_CAPABILITY_REGISTER

Reservado para PCI_EXPRESS_PTM_CAPABILITY_REGISTER. No debe usarse.
PCI_EXPRESS_PTM_CONTROL_REGISTER

Reservado para PCI_EXPRESS_PTM_CONTROL_REGISTER. No debe usarse.
PCI_EXPRESS_ROOT_CAPABILITIES_REGISTER

La estructura _PCI_EXPRESS_ROOT_CAPABILITIES_REGISTER (ntddk.h) describe un registro de funcionalidades raíz de PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_ROOT_CONTROL_REGISTER

La estructura _PCI_EXPRESS_ROOT_CONTROL_REGISTER (ntddk.h) describe un registro de control raíz PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_ROOT_ERROR_COMMAND

La estructura _PCI_EXPRESS_ROOT_ERROR_COMMAND (wdm.h) describe un registro de error raíz de PCI Express (PCIe) para la notificación avanzada de errores.
PCI_EXPRESS_ROOT_ERROR_STATUS

La estructura de _PCI_EXPRESS_ROOT_ERROR_STATUS (wdm.h) describe un registro de estado de error raíz de PCI Express (PCIe) para informes de errores avanzados.
PCI_EXPRESS_ROOT_PORT_INTERFACE

La estructura PCI_EXPRESS_ROOT_PORT_INTERFACE está reservada para el uso del sistema.
PCI_EXPRESS_ROOT_STATUS_REGISTER

La estructura _PCI_EXPRESS_ROOT_STATUS_REGISTER (ntddk.h) describe un registro de estado raíz de PCI Express (PCIe) de una estructura de funcionalidad PCIe.
PCI_EXPRESS_ROOTPORT_AER_CAPABILITY

La estructura _PCI_EXPRESS_ROOTPORT_AER_CAPABILITY (wdm.h) describe una estructura de funcionalidad avanzada de informes de errores pci Express (PCIe).
PCI_EXPRESS_SEC_AER_CAPABILITIES

La estructura _PCI_EXPRESS_SEC_AER_CAPABILITIES (wdm.h) describe las funcionalidades de error secundarias de PCI Express (PCIe) y el registro de control.
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_MASK

La estructura _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_MASK (wdm.h) describe un registro de máscara de error nocorrectable secundario PCI Express (PCIe).
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_SEVERITY

La estructura de _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_SEVERITY (wdm.h) describe un registro de gravedad de error nocorrectable secundario PCI Express (PCIe).
PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_STATUS

La estructura de _PCI_EXPRESS_SEC_UNCORRECTABLE_ERROR_STATUS (wdm.h) describe un registro de estado de error nocorrectable secundario PCI Express (PCIe).
PCI_EXPRESS_SECONDARY_CAPABILITY

Más información sobre: PCI_EXPRESS_SECONDARY_CAPABILITY
PCI_EXPRESS_SERIAL_NUMBER_CAPABILITY

La estructura _PCI_EXPRESS_SERIAL_NUMBER_CAPABILITY (wdm.h) describe un número de serie para un dispositivo PCI Express (PCIe).
PCI_EXPRESS_SLOT_CAPABILITIES_REGISTER

La estructura de _PCI_EXPRESS_SLOT_CAPABILITIES_REGISTER (ntddk.h) describe un registro de funcionalidades de ranura PCI Express (PCIe).
PCI_EXPRESS_SLOT_CONTROL_REGISTER

La estructura de _PCI_EXPRESS_SLOT_CONTROL_REGISTER (ntddk.h) describe un registro de control de ranura PCI Express (PCIe).
PCI_EXPRESS_SLOT_STATUS_REGISTER

La estructura de _PCI_EXPRESS_SLOT_STATUS_REGISTER (ntddk.h) describe un registro de estado de ranura PCI Express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_MASK

La estructura de _PCI_EXPRESS_UNCORRECTABLE_ERROR_MASK (wdm.h) describe un registro de máscara de error irrecuperable pci express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_SEVERITY

La estructura _PCI_EXPRESS_UNCORRECTABLE_ERROR_SEVERITY (wdm.h) describe un registro de gravedad de error irrecuperable de PCI Express (PCIe).
PCI_EXPRESS_UNCORRECTABLE_ERROR_STATUS

La estructura _PCI_EXPRESS_UNCORRECTABLE_ERROR_STATUS (wdm.h) describe un registro de estado de error irrecuperable de PCI Express (PCIe).
PCI_FPB_CAPABILITIES_REGISTER

Las funcionalidades del puente del portal de aplanamiento (FPB) se registran. Consulte la sección 7.y.2.
PCI_FPB_CAPABILITY

Funcionalidades de puente del portal de acoplamiento (FPB) necesarias para cualquier función de puente que implemente FPB. Consulte la sección 7.y.
PCI_FPB_CAPABILITY_HEADER

Encabezado De funcionalidades del puente del portal de aplanamiento (FPB). Consulte la sección 7.y.1.
PCI_FPB_MEM_HIGH_VECTOR_CONTROL1_REGISTER

Registro 1 del control de vector alto de MEM de FPB. Consulte la sección 7.y.6.
PCI_FPB_MEM_HIGH_VECTOR_CONTROL2_REGISTER

Registro 2 del control de vector alto de MEM de FPB. Consulte la sección 7.y.7.
PCI_FPB_MEM_LOW_VECTOR_CONTROL_REGISTER

Registro de control de vector bajo de MEM de FPB. Consulte la sección 7.y.5.
PCI_FPB_RID_VECTOR_CONTROL1_REGISTER

Registro 1 del control vectorial rid de FPB. Consulte la sección 7.y.3.
PCI_FPB_RID_VECTOR_CONTROL2_REGISTER

Obtenga información sobre el registro del control de vectores de RID 1 de FPB. Consulte la sección 7.y.3.
PCI_FPB_VECTOR_ACCESS_CONTROL_REGISTER

Registro de vector de FPB Access Control. Consulte la sección 7.y.8.
PCI_FPB_VECTOR_ACCESS_DATA_REGISTER

Registro de datos de acceso vectorial de FPB. Consulte la sección 7.y.9.
PCI_PM_CAPABILITY

La estructura _PCI_PM_CAPABILITY (wdm.h) contiene campos que describen las funcionalidades de administración de energía del dispositivo.
PCI_PMC

La estructura _PCI_PMC (wdm.h) describe el contenido del registro de funcionalidades de administración de energía.
PCI_PMCSR

La estructura _PCI_PMCSR (wdm.h) describe el contenido del registro de estado del control de administración de energía del dispositivo.
PCI_PMCSR_BSE

La estructura _PCI_PMCSR_BSE (wdm.h) describe el contenido del registro de estado del control de administración de energía para las extensiones de compatibilidad de puente PCI.
PCI_VENDOR_SPECIFIC_CAPABILITY

Estructura PCI_VENDOR_SPECIFIC_CAPABILITY...
PCI_VIRTUALIZATION_INTERFACE

Obtenga más información sobre la estructura de PCI_VIRTUALIZATION_INTERFACE.
PCI_X_CAPABILITY

La estructura de PCI_X_CAPABILITY (wdm.h) notifica el contenido del comando y los registros de estado de un dispositivo que es compatible con el addendum PCI-X a la especificación de bus local pci.